T1808

Ladda ner som PDF

FPGA-utveckling

I utbildningen går vi igenom de moment som uppträder i ett typiskt FPGA-projekt, från systemdesign och val av FPGA-leverantör och kretsfamilj, via hårdvaruaspekter för integration av FPGA-kretsen i det aktuella systemet fram till implementation och verifiering av den faktiska FPGA-designen.

Exemplen i kursen är från ett faktiskt projekt där vi går igenom typiska programstrukturer och "best practice". Exemplen är skrivna i VHDL, men kursen avser inte att lära ut ett specifikt programspråk, så en viss förståelse för VHDL, eller liknande HDL-språk är önskvärd.

Målgrupp

Hårdvaruutvecklare som har erfarenhet av digital kretsdesign och som vill fördjupa sina kunskaper om FPGA eller systemintegratörer som vill ha en ökad förståelse för FPGA:er och FPGA-utveckling.

Förkunskaper

Deltagarna bör ha erfarenhet av att utveckla digital hårdvara och ha en översiktlig förståelse för något hårdvarubeskrivande språk som Verilog eller VHDL.

Kursmaterial

Utbildningsmaterialet är skrivet på engelska. Utbildningen kan genomföras antingen på svenska eller engelska.

FPGA står för Field-Programmable Gate Array, vilket betyder att det är programmerbara integrerade kretsar där funktionen hos kretsen kan uppdateras genom att programmera om FPGA:n.

Mål
Efter genomgången utbildning har du en förståelse för de frågeställningar som kan uppstå i ett FPGA-projekt och du har förutsättningar att lösa de problem och uppgifter som ingår. Du har lärt dig:

  • Grundläggande strukturer i de på marknaden förekommande FPGA-kretsarna.
  • En översikt över de större leverantörernas kretsutbud med olika aspekter som pris, prestanda, specialfunktioner etc. för att möjliggöra ett realistiskt val av FPGA för den aktuella uppgiften.
  • Hårdvaruaspekter som pinout, matningsspänningar, signalintegritet, effektbehov etc.
  • Migrationsmöjligheter mellan olika kretsstorlekar inom samma familj.
  • Klockstrukturer.
  • Prestanda och tekniker för ”timing closure”.
  • Implementering.
  • Verifiering, simulering, regressionstest, target test.
  • Debugteknik och felsökning.
  • ”Best practice” vid konstruktion av specifika komponenter
  • Olika sätt att maximera effektiviteten, kodkvalitet och återanvändbarhet.

Innehåll
I utbildningen går vi igenom:

FPGA står för Field-Programmable Gate Array, vilket betyder att det är programmerbara integrerade kretsar där funktionen hos kretsen kan uppdateras genom att programmera om FPGA:n.

Mål
Efter genomgången utbildning har du en förståelse för de frågeställningar som kan uppstå i ett FPGA-projekt och du har förutsättningar att lösa de problem och uppgifter som ingår. Du har lärt dig:

  • Grundläggande strukturer i de på marknaden förekommande FPGA-kretsarna.
  • En översikt över de större leverantörernas kretsutbud med olika aspekter som pris, prestanda, specialfunktioner etc. för att möjliggöra ett realistiskt val av FPGA för den aktuella uppgiften.
  • Hårdvaruaspekter som pinout, matningsspänningar, signalintegritet, effektbehov etc.
  • Migrationsmöjligheter mellan olika kretsstorlekar inom samma familj.
  • Klockstrukturer.
  • Prestanda och tekniker för ”timing closure”.
  • Implementering.
  • Verifiering, simulering, regressionstest, target test.
  • Debugteknik och felsökning.
  • ”Best practice” vid konstruktion av specifika komponenter
  • Olika sätt att maximera effektiviteten, kodkvalitet och återanvändbarhet.

Innehåll
I utbildningen går vi igenom:

  • FPGA concept refresher
  • VHDL basic refresher
  • Configuration techniques
    • OTP/FLASH/SRAM based configuration methods
    • Program storage
    • Configuration time aspects
  • Hard FPGA macros
    • Useful hardware structures in addition to LUT/FF fabric of the FPGA such as Clock distribution and regeneration
    • PLLs/DLLs
    • BlockRAM
    • DSP modules
    • Gigabit tranceivers
  • Soft FPGA macros
    • Configurable building blocks (FIFO, RAM, ROM, Arithmetics etc.) through tools like Xilinx Core Generator or Altera MegaWizard
    • 3:rd party Intellectual Property (IP) modules
  • Code Entry
    • Various code entry aspects
    • Graphical design entry contra text editors
    • VHDL/Verilog templates etc
  • Test benches for verification in simulation
    • Self checking testbenches
    • Modelling of surrounding modules
  • Constraint files
    • Pin locking and IO standards
    • Timing constraints
  • Implementation
    • Logic synthesis
    • Place & Route
    • Configuration file generation
  • Timing closure
    • Predictable routing results
    • Pipeline of complex functions
    • Geometric pipelining
    • Guide files
    • Floorplanning
  • Target test
    • Verify the design on actual hardware
    • Test structures
  • Debugging
    • Using test muxes with external logic analyzers contra built in analyzers such as ChipScope/SignalTap etc.

Kursfakta

Kurs-ID: T1808
Längd: 3 dag
Pris exkl moms: 28 450 kr
Inregistrering: 09.00
Kursstart: 09.30
Kursslut (ca): 17.00

Frågor om kursen?

Har du frågor om kursens innehåll, leveransdatum/ort eller behöver en företagsanpassad variant? Fyll i formuläret nedan!


Kan betalas med:
TRAINING CARD

Ort och datum

Stockholm
12 feb-14 feb
Boka nu!
18 apr-20 apr
Boka nu!
13 jun-15 jun
Boka nu!
Göteborg
12 feb-14 feb
R
Boka nu!
18 apr-20 apr
R
Boka nu!
13 jun-15 jun
R
Boka nu!

Tipsa